123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188 |
- /*
- * zig_operate.c
- *
- * Created on: 2019. 7. 26.
- * Author: parkyj
- */
- #include "zig_operate.h"
- /* * * * * * * #define Struct* * * * * * * */
- PLL_Setting_st Pll_1_8GHz_DL = {
- PLL_CLK_GPIO_Port,
- PLL_CLK_Pin,
- PLL_DATA_GPIO_Port,
- PLL_DATA_Pin,
- PLL_EN_1_8G_DL_GPIO_Port,
- PLL_EN_1_8G_DL_Pin,
- };
- PLL_Setting_st Pll_1_8GHz_UL = {
- PLL_CLK_GPIO_Port,
- PLL_CLK_Pin,
- PLL_DATA_GPIO_Port,
- PLL_DATA_Pin,
- PLL_EN_1_8G_UL_GPIO_Port,
- PLL_EN_1_8G_UL_Pin,
- };
- PLL_Setting_st Pll_2_1GHz_DL = {
- PLL_CLK_GPIO_Port,
- PLL_CLK_Pin,
- PLL_DATA_GPIO_Port,
- PLL_DATA_Pin,
- PLL_EN_2_1G_DL_GPIO_Port,
- PLL_EN_2_1G_DL_Pin,
- };
- PLL_Setting_st Pll_2_1GHz_UL = {
- PLL_CLK_GPIO_Port,
- PLL_CLK_Pin,
- PLL_DATA_GPIO_Port,
- PLL_DATA_Pin,
- PLL_EN_2_1G_UL_GPIO_Port,
- PLL_EN_2_1G_UL_Pin,
- };
- /* * * * * * * * NOT YET * * * * * * * */
- PLL_Setting_st Pll_3_5GHz_DL = {
- ATT_CLK_3_5G_GPIO_Port,
- ATT_EN_3_5G_Pin,
- PLL_DATA_GPIO_Port,
- PLL_DATA_Pin,
- PLL_EN_2_1G_DL_GPIO_Port,
- PLL_EN_2_1G_DL_Pin,
- };
- PLL_Setting_st Pll_3_5GHz_UL = {
- PLL_CLK_GPIO_Port,
- PLL_CLK_Pin,
- PLL_DATA_GPIO_Port,
- PLL_DATA_Pin,
- PLL_EN_2_1G_UL_GPIO_Port,
- PLL_EN_2_1G_UL_Pin,
- };
- /* * * * * * * * ATTEN * * * * * * * */
- ATTEN_Setting_st Atten_1_8Ghz_DL1 ={
- ATT_CLK_GPIO_Port,
- ATT_CLK_Pin,
- ATT_DATA_GPIO_Port,
- ATT_DATA_Pin,
- ATT_EN_1_8G_DL1_GPIO_Port,
- ATT_EN_1_8G_DL1_Pin,
- PATH_EN_1_8G_DL_GPIO_Port,
- PATH_EN_1_8G_DL_Pin,
- };
- ATTEN_Setting_st Atten_1_8Ghz_DL2 ={
- ATT_CLK_GPIO_Port,
- ATT_CLK_Pin,
- ATT_DATA_GPIO_Port,
- ATT_DATA_Pin,
- ATT_EN_1_8G_DL2_GPIO_Port,
- ATT_EN_1_8G_DL2_Pin,
- PATH_EN_1_8G_DL_GPIO_Port,
- PATH_EN_1_8G_DL_Pin,
- };
- ATTEN_Setting_st Atten_1_8Ghz_UL1 ={
- ATT_CLK_GPIO_Port,
- ATT_CLK_Pin,
- ATT_DATA_GPIO_Port,
- ATT_DATA_Pin,
- ATT_EN_1_8G_UL1_GPIO_Port,
- ATT_EN_1_8G_UL1_Pin,
- PATH_EN_1_8G_UL_GPIO_Port,
- PATH_EN_1_8G_UL_Pin,
- };
- ATTEN_Setting_st Atten_1_8Ghz_UL2 ={
- ATT_CLK_GPIO_Port,
- ATT_CLK_Pin,
- ATT_DATA_GPIO_Port,
- ATT_DATA_Pin,
- ATT_EN_1_8G_UL2_GPIO_Port,
- ATT_EN_1_8G_UL2_Pin,
- PATH_EN_1_8G_UL_GPIO_Port,
- PATH_EN_1_8G_UL_Pin,
- };
- ATTEN_Setting_st Atten_1_8Ghz_UL3 ={
- ATT_CLK_GPIO_Port,
- ATT_CLK_Pin,
- ATT_DATA_GPIO_Port,
- ATT_DATA_Pin,
- ATT_EN_1_8G_UL3_GPIO_Port,
- ATT_EN_1_8G_UL3_Pin,
- PATH_EN_1_8G_UL_GPIO_Port,
- PATH_EN_1_8G_UL_Pin,
- };
- ATTEN_Setting_st Atten_1_8Ghz_UL4 ={
- ATT_CLK_GPIO_Port,
- ATT_CLK_Pin,
- ATT_DATA_GPIO_Port,
- ATT_DATA_Pin,
- ATT_EN_1_8G_UL4_GPIO_Port,
- ATT_EN_1_8G_UL4_Pin,
- PATH_EN_1_8G_UL_GPIO_Port,
- PATH_EN_1_8G_UL_Pin,
- };
- ATTEN_Setting_st Atten_2_1Ghz_DL1 ={
- ATT_CLK_GPIO_Port,
- ATT_CLK_Pin,
- ATT_DATA_GPIO_Port,
- ATT_DATA_Pin,
- ATT_EN_2_1G_DL1_GPIO_Port,
- ATT_EN_2_1G_DL1_Pin,
- PATH_EN_2_1G_DL_GPIO_Port,
- PATH_EN_2_1G_DL_Pin,
- };
- ATTEN_Setting_st Atten_2_1Ghz_DL2 ={
- ATT_CLK_GPIO_Port,
- ATT_CLK_Pin,
- ATT_DATA_GPIO_Port,
- ATT_DATA_Pin,
- ATT_EN_2_1G_DL2_GPIO_Port,
- ATT_EN_2_1G_DL2_Pin,
- PATH_EN_2_1G_DL_GPIO_Port,
- PATH_EN_2_1G_DL_Pin,
- };
- ATTEN_Setting_st Atten_2_1Ghz_UL1 ={
- ATT_CLK_GPIO_Port,
- ATT_CLK_Pin,
- ATT_DATA_GPIO_Port,
- ATT_DATA_Pin,
- ATT_EN_2_1G_UL1_GPIO_Port,
- ATT_EN_2_1G_UL1_Pin,
- PATH_EN_2_1G_UL_GPIO_Port,
- PATH_EN_2_1G_UL_Pin,
- };
- ATTEN_Setting_st Atten_2_1Ghz_UL2 ={
- ATT_CLK_GPIO_Port,
- ATT_CLK_Pin,
- ATT_DATA_GPIO_Port,
- ATT_DATA_Pin,
- ATT_EN_2_1G_UL2_GPIO_Port,
- ATT_EN_2_1G_UL2_Pin,
- PATH_EN_2_1G_UL_GPIO_Port,
- PATH_EN_2_1G_UL_Pin,
- };
- ATTEN_Setting_st Atten_2_1Ghz_UL3 ={
- ATT_CLK_GPIO_Port,
- ATT_CLK_Pin,
- ATT_DATA_GPIO_Port,
- ATT_DATA_Pin,
- ATT_EN_2_1G_UL3_GPIO_Port,
- ATT_EN_2_1G_UL3_Pin,
- PATH_EN_2_1G_UL_GPIO_Port,
- PATH_EN_2_1G_UL_Pin,
- };
- ATTEN_Setting_st Atten_2_1Ghz_UL4 ={
- ATT_CLK_GPIO_Port,
- ATT_CLK_Pin,
- ATT_DATA_GPIO_Port,
- ATT_DATA_Pin,
- ATT_EN_2_1G_UL4_GPIO_Port,
- ATT_EN_2_1G_UL4_Pin,
- PATH_EN_2_1G_UL_GPIO_Port,
- PATH_EN_2_1G_UL_Pin,
- };
- typedef enum{
- TYPE_1_8GHz_DL1,
- }Bluecell_Prot_t;
|